FPGA+DSP的跳頻電臺傳輸系統設計

    2013-11-01 09:50 來源:電子信息網 作者:和靜

    跳頻技術是一種具有高抗干擾性、高抗截獲能力的擴頻技術[1]。接收系統是跳頻通信系統中非常重要的部分,自適應跳頻技術、高速跳頻技術、信道編碼技術、高效調制解調技術成為近年來跳頻技術發展的新動態,基于FPGA的跳頻通信接收系統[2]研究有很高的應用價值。

    跳頻電臺就是采用了頻率跳變來擴展頻譜,提高抗干擾能力,在軍事通信中得到了廣泛的應用[3]?;贔PGA+DSP的跳頻電臺傳輸系統的設計方案[4]具有很好的可移植性。無線通信調制解調紛繁復雜,數碼率及誤碼率要求也不盡相同,該傳輸系統還需要能夠自適應地檢測跳頻電臺的時鐘信息及同步碼,并進行相應的處理,以滿足業務速率的接收解調。

    本文系統中采用Xilinx公司的VIRTEX5 XC5VSX50T668 FPGA,該芯片具有先進的高性能邏輯架構,包含多種硬IP系統級模塊,并且還支持以太網與PCI Exprees端點模塊。其中RocketIO GTP收發器的設計運行速度為100 Mb/s~3.75 Gb/s,RocketIO GTX收發器的設計運行速度為150 Mb/s~6.5 Gb/s。

    1 系統總體架構

    該系統采取半雙工形式進行工作,通過 PTT進行收/發切換。高速跳頻通信系統可具體化為發送狀態模型和接收狀態模型。本系統的硬件設備分為兩個實體,一個負責發送數據,一個負責接收數據,主要的軟件工作在基帶板和中頻板卡上。系統總體框架圖如圖1所示。

    1

    圖1 系統總體框架圖

    基帶板芯片主要包括FPGA和DSP,處理器間使用RapidIO接口交換數據,中頻板主要由FPGA和AD/DA轉換芯片組成,基帶板和中頻板通過高速SERDES傳輸信號數據,基帶信號經過信道編碼、交織、軟擴頻,然后添加同步頭,組成特定的幀格式后,寫入FPGA 的發送消息存儲區,其結構圖如圖2所示。

    2

    圖2 基帶板與中頻板框圖

    從圖2可以看出,在發送端,數據終端或語音終端將數字信息送入基帶信號處理器(高速通用FPGA+DSP),然后DSP 對這些數字信息進行基帶處理,得到數字化的基帶信號并送入FPGA 進行數字中頻處理(頻譜上搬移過程),用數字化的方法將信號搬移中頻上,數字化的中頻信號再經過寬帶D/A轉換器轉化為模擬信號,最后經由射頻電路將載有信息的電磁波送入自由空間。

    1 2 3 4 5 > 
    DSP FPGA 跳頻電臺

    相關閱讀

    暫無數據

    一周熱門

    亚洲一区综合在线播放| 亚洲高清无码综合性爱视频| mm1313亚洲国产精品无码试看 | 亚洲国产婷婷香蕉久久久久久| 亚洲一线产品二线产品| 77777亚洲午夜久久多喷| 亚洲H在线播放在线观看H| 亚洲乱码一二三四五六区| 亚洲av无码一区二区三区观看| 亚洲一卡2卡4卡5卡6卡在线99| 亚洲国产精品无码久久久| 亚洲人成网站在线观看播放青青| 亚洲免费闲人蜜桃| 日韩亚洲人成在线| 亚洲国产午夜精品理论片在线播放 | 亚洲中文无码av永久| 久久狠狠爱亚洲综合影院| 国产日本亚洲一区二区三区| 亚洲最大无码中文字幕| 亚洲AV日韩AV一区二区三曲| 一本久久综合亚洲鲁鲁五月天| 亚洲国产精品成人AV无码久久综合影院| 亚洲国产成人久久精品99| 亚洲综合激情另类专区| 亚洲精品无码久久久久去q| 亚洲AV中文无码乱人伦下载 | 精品国产日韩亚洲一区在线| www.91亚洲| 亚洲中文字幕无码一区| 亚洲AV无码精品色午夜果冻不卡| 亚洲欧洲日韩国产综合在线二区| 亚洲视频国产视频| 亚洲成年网站在线观看| 精品无码专区亚洲| 久久久久亚洲av成人无码电影| 亚洲国产精品va在线播放| 91精品国产亚洲爽啪在线观看| 亚洲不卡中文字幕| 日韩国产精品亚洲а∨天堂免| 亚洲综合色区在线观看| 亚洲AV中文无码字幕色三|