Xilinx系列FPGA全局時鐘網絡結構

    2013-11-26 11:50 來源:電子信息網 作者:和靜

    Xilinx 系列 FPGA 產品中,全局時鐘網絡是一種全局布線資源,它可以保證時鐘信號到達各個目標邏輯單元的時延基本相同。其時鐘分配樹結構如圖1所示。

    針對不同類型的器件,Xilinx公司提供的全局時鐘網絡在數量、性能等方面略有區別,下面以Virtex-4系列芯片為例,簡單介紹FPGA全局時鐘網絡結構。


    1


    Virtex- 4系列FPGA利用1.2V、90nm三柵極氧化層技術制造而成,與前一代器件相比,具備靈活的時鐘解決方案,多達80個獨立時鐘與20個數字時鐘管理器,差分全局時鐘控制技術將歪斜與抖動降至最低。以全銅工藝實現的全局時鐘網絡,加上專用時鐘緩沖與驅動結構,從而可使全局時鐘到達芯片內部所有的邏輯可配置單元,且I/O單元以及塊RAM的時延和抖動最小,可滿足高速同步電路對時鐘觸發沿的苛刻需求。

    在FPGA設計中,FPGA全局時鐘路徑需要專用的時鐘緩沖和驅動,具有最小偏移和最大扇出能力,因此最好的時鐘方案是由專用的全局時鐘輸入引腳驅動的單個主時鐘,去鐘控設計項目中的每一個觸發器。只要可能就應盡量在設計項目中采用全局時鐘,因為對于一個設計項目來說,全局時鐘是最簡單和最可預測的時鐘。

    在軟件代碼中,可通過調用原語IBUFGP來使用全局時鐘。IBUFGP的基本用法是:

    IBUFGP U1(.I(clk_in), .O(clk_out));

    全局時鐘網絡對FPGA設計性能的影響很大,所以本書在第11章還會更深入、更全面地介紹全局時鐘網絡以及相關使用方法。

    DCM模塊的使用

    1.DCM模塊的組成和功能介紹

    數字時鐘管理模塊(Digital Clock Manager,DCM)是基于Xilinx的其他系列器件所采用的數字延遲鎖相環(DLL,Delay Locked Loop)模塊。在時鐘的管理與控制方面,DCM與DLL相比,功能更強大,使用更靈活。DCM的功能包括消除時鐘的延時、頻率的合成、時鐘相位的調整等系統方面的需求。DCM的主要優點在于:

    (1)實現零時鐘偏移(Skew),消除時鐘分配延遲,并實現時鐘閉環控制;

    (2)時鐘可以映射到PCB上用于同步外部芯片,這樣就減少了對外部芯片的要求,將芯片內外的時鐘控制一體化,以利于系統設計。對于DCM模塊來說,其關鍵參數為輸入時鐘頻率范圍、輸出時鐘頻率范圍、輸入/輸出時鐘允許抖動范圍等。

    1 2 3 4 5 > 
    FPGA Xilinx 時鐘網絡

    相關閱讀

    暫無數據

    一周熱門

    亚洲热妇无码AV在线播放| 国产亚洲色视频在线| 亚洲av无码专区在线播放| MM131亚洲国产美女久久| 亚洲国产一区视频| 九月婷婷亚洲综合在线| www国产亚洲精品久久久| 在线91精品亚洲网站精品成人| 亚洲AV无码之国产精品| 亚洲AV成人精品日韩一区| 亚洲AV电影天堂男人的天堂| 亚洲Aⅴ在线无码播放毛片一线天| 亚洲精品久久久久无码AV片软件| 亚洲精品无码mⅴ在线观看| 亚洲av永久无码| 日产国产精品亚洲系列| 亚洲国产成人久久综合野外| 亚洲国产一成久久精品国产成人综合| 亚洲高清无码专区视频| 亚洲伊人久久成综合人影院| 国产亚洲精品影视在线产品| 好看的亚洲黄色经典| 亚洲国产女人aaa毛片在线| 亚洲综合免费视频| 亚洲AV综合色区无码二区爱AV| 亚洲中文字幕无码mv| 理论亚洲区美一区二区三区| 亚洲成人国产精品| 亚洲熟妇无码AV在线播放| 久久国产亚洲观看| 亚洲国产综合在线| 亚洲午夜无码久久久久小说 | 亚洲成AV人片在| 亚洲综合一区二区国产精品| 亚洲性猛交xx乱| 亚洲国产成人无码AV在线影院| 亚洲AV伊人久久青青草原| 不卡精品国产_亚洲人成在线| 亚洲成A人片在线观看WWW| 亚洲小说区图片区| 亚洲国产成人久久精品软件 |